- AutorIn
- Dirk Forchel
- Prof. Dr. Rainer G. Spallek
- Titel
- VLSI-Realisierungen für ATM: eine Übersicht
- Zitierfähige Url:
- https://nbn-resolving.org/urn:nbn:de:bsz:14-qucosa-98769
- Schriftenreihe
- Technische Berichte
- Bandnummer
- 1997,03 (TUD-FI97-03 März 1997)
- Erstveröffentlichung
- 1997
- ISSN
- 1430-211X
- Abstract (DE)
- Der Asynchronous Transfer Mode (ATM) stellt die zukünftige und einheitliche Basistechnologie für das Breitband-ISDN dar. Da nahezu alle wesentlichen Protokollfunktionen in Hardware realisierbar sind, soll nachfolgend ein Überblick über bereits angebotene VLSI-Schaltkreise gegeben werden. Eine Systematisierung und Einordnung vorhandener ATM-Chips hinsichtlich ihrer Leistungsfähigkeit und ihres Funktionsumfangs erfolgt in Hinblick auf das sogenannte B-ISDN-Referenzmodell. Dieses Schichtenmodell definiert die notwendigen Protokolle und Schnittstellen für den Asynchronous Transfer Mode. Zum grundlegenden Verständnis wird einleitend eine kurze Einführung in die Basisprinzipien von ATM gegeben.
- Freie Schlagwörter (DE)
- ISDN, VLSI-Schaltkreise, Integrationsgrad, ATM-Chips
- Freie Schlagwörter (EN)
- Asynchronous Transfer Mode, ATM, VLSI, very large scale integration
- Klassifikation (DDC)
- 004
- Klassifikation (RVK)
- SS 5514
- Publizierende Institution
- Technische Universität Dresden, Dresden
- URN Qucosa
- urn:nbn:de:bsz:14-qucosa-98769
- Veröffentlichungsdatum Qucosa
- 14.11.2012
- Dokumenttyp
- Forschungsbericht
- Sprache des Dokumentes
- Deutsch
- Lizenz / Rechtehinweis